UTNianos

Versión completa: Ayuda final Arquitectura 6/10/09
Actualmente estas viendo una versión simplificada de nuestro contenido. Ver la versión completa con el formato correcto.
Me presente el 6/10 y no casé un fulbo masomenos en el teórico y me termine yendo sin rendir, alguien me podria dar una mano???

preguntaron esto:
1.Estructura de dato utilizada para resguardar el contenido de los registros de CPU

2.Como se denomina genéricamente a las distintas formas de actualizacion de memoria principal? Cual es el método que actualiza la memoria desde cache por cada vez que se escribe en ella.

3. Cual es la finalidad de los registros de segmento?

4.Registro que actúa como puntero de instrucción y su longitud en bits

5.Donde se encuentra el dato en el caso en que una instrucción sea de modo directo a memoria?

6.Buffer de traducción anticipada, que es y para que se utiliza.

7.En que se mide el ciclo completo de una instrucción

8.Cual es la señal de respuesta de la CPU a la solicitud de atención por parte de un dispositivo externo y que modulo se encarga de atender estas cosas

9.Cual es el parametro que indica la cantidad de bits que se transmiten por unidad de tiempo a traves del bus, y en que unidad se mide.

la practica como de costumbre fue sencilla, pero si alguien tuvo dudas que pregunte

saludetes
todas esas preguntas te las responde el libro!! yo no lo tengo aca!! pero si lo recupero te doy una mano el año pasado creo que di el final....de que plan sos?? yo soy del 95 , por ahi si sos del 08 cambio un poco la verdad no se...
estoy algo perdido con esta materia....el 2º cuatri del 2007 la curse..para peor este cuatrimestre pasado meti la cursada de SO ¬¬
pablog escribió:Me presente el 6/10 y no casé un fulbo masomenos en el teórico y me termine yendo sin rendir, alguien me podria dar una mano???

Yo aprobe este final esta fecha :D

preguntaron esto:
pablog escribió:1.Estructura de dato utilizada para resguardar el contenido de los registros de CPU
Pila o Stack.

pablog escribió:2.Como se denomina genéricamente a las distintas formas de actualizacion de memoria principal? Cual es el método que actualiza la memoria desde cache por cada vez que se escribe en ella.
La primera no se :S.. La segunda es Escritura inmediata si mal no recuerdo

pablog escribió:3. Cual es la finalidad de los registros de segmento?
Cri cri...

pablog escribió:4.Registro que actúa como puntero de instrucción y su longitud en bits
EIP (32 bits)

pablog escribió:5.Donde se encuentra el dato en el caso en que una instrucción sea de modo directo a memoria?
En la propia instruccion

pablog escribió:6.Buffer de traducción anticipada, que es y para que se utiliza.
BTB es una cache ultrarrapida que, si mal no recuerdo, guarda las ultimas 256 instrucciones de salto condicional y permite hacer predicciones.

pablog escribió:7.En que se mide el ciclo completo de una instrucción

pablog escribió:8.Cual es la señal de respuesta de la CPU a la solicitud de atención por parte de un dispositivo externo y que modulo se encarga de atender estas cosas
IRQ - Modulo E/S

pablog escribió:9.Cual es el parametro que indica la cantidad de bits que se transmiten por unidad de tiempo a traves del bus, y en que unidad se mide.
Mmm no me acuerdo

pablog escribió:la practica como de costumbre fue sencilla, pero si alguien tuvo dudas que pregunte

Si, fue la misma que en otro final, practicamente identica salvando los numeros cambiados.

saludetes[/quote]
pablog escribió:7.En que se mide el ciclo completo de una instrucción
CREO que es MIPS (millones de instrucciones por segundo)
Gracias por la ayudaaa
Bebop escribió:
pablog escribió:8.Cual es la señal de respuesta de la CPU a la solicitud de atención por parte de un dispositivo externo y que modulo se encarga de atender estas cosas


IRQ - Modulo E/S

pero IRQ no es la señal que envia el dispositivo externo a la CPU???
INTR (Interruption Request) es la solicitud de interrumpción que manda el Móduo E/S al procesador, y INTA (Interruption Acknowledge) es la respuesta que le envía la CPU al Módulo E/S. Está en la página 191 del capítulo 6 de Stallings.
3. me da el selector q contiene al indice y ti, y dos bits mas para el campo rpl.
7. nanosegundos
9. velocidad de transferencia. mb/seg - gb/seg

ingenieria-en-sistemas-de-informacion-f47/ayuda-final-de-arquitectura-febrero-17-02-2010-t3400.html#p44414

aca yo plantee una duda mia, si alguien me la puede responder se agradece !

saludos
URLs de referencia